Siemens, in stretta collaborazione con NVIDIA, ha annunciato oggi che Veloce™ proFPGA CS, il suo sistema hardware-assisted per la verifica e la validazione, consente a progettisti e system-architects di creare progetti ulteriormente ottimizzati grazie alla possibilità di eseguire e catturare trilioni di cicli di verifica ancor prima della disponibilità del primo silicio.
Nell'ambito della loro consolidata partnership strategica, NVIDIA e Siemens hanno realizzato un'impresa precedentemente ritenuta impossibile: catturare decine di trilioni di cicli di verifica nell’arco temporale di pochi giorni, facendo leva sull'architettura hardware scalabile e ottimizzata per le prestazioni di Veloce proFPGA CS di Siemens e combinandola con l'architettura ottimizzata per le prestazioni dei chip di NVIDIA.
“NVIDIA e Siemens collaborano in molti ambiti, recentemente anche nello sviluppo di metodologie per la verifica hardware-assisted in generale e per la prototipazione basata su FPGA in particolare, allo scopo di soddisfare le esigenze di verifica e di validazione poste dalle estremamente complesse soluzioni SoC per AI/ML”, afferma Jean-Marie Brunet, Senior Vice President e General Manager della divisione per la verifica hardware-assisted di Siemens Digital Industries Software. “Veloce proFPGA CS affronta queste sfide combinando un'architettura hardware altamente flessibile e scalabile con un avanzato flusso software per l’implementazione e il debugging di facile utilizzo, consentendo in tal modo ai clienti di disporre sempre di una soluzione ottimale tanto per la validazione di IP su singolo FPGA, quanto per progetti di chiplet con svariati miliardi di gate.”
"Con l’aumento della complessità delle architetture di intelligenza artificiale, come anche di calcolo in senso lato, i team impegnati nella realizzazione di semiconduttori necessitano di soluzioni per la verifica capaci di alte prestazioni, allo scopo di effettuare la validazione con carichi di lavoro enormi, nonché di accelerare il time to market", sostiene Narendra Konda, Vice President per l’hardware engineering di NVIDIA. "L'integrazione tra le architetture di chip ottimizzate per le prestazioni di NVIDIA e il sistema Veloce proFPGA CS di Siemens consente ai progettisti di catturare trilioni di cicli in pochi giorni, assicurando la scala prestazionale necessaria per garantire l'affidabilità della prossima generazione di soluzioni di intelligenza artificiale."
I sistemi prototipali basati su FPGA (Field-Programmable Gate Array) sono veloci e consentono agli utenti di completare carichi di lavoro per la verifica pre-silicio in una frazione del tempo che sarebbe necessario per eseguire lo stesso carico di lavoro mediante simulazione o persino mediante emulazione. Gli odierni progetti di IA/ML, tuttavia, richiedono prestazioni ancora maggiori, in parte a causa della complessità dei chip e in parte a causa della complessità del software.
Per riuscire a soddisfare le esigenze di questo settore, a rispettare gli obiettivi di time-to-market e ad allinearsi agli stringenti requisiti di affidabilità, la capacità di eseguire trilioni di cicli di progettazione in un lasso di tempo contenuto è ormai divenuta assolutamente fondamentale. Gli strumenti di verifica tradizionali, come la simulazione e l'emulazione, non garantiscono infatti la scalabilità necessaria, non potendo superare volumi di milioni, o nel migliore dei casi di qualche miliardo, di cicli in un lasso di tempo ragionevole e praticabile.
Per maggiori informazioni su come Siemens sta aiutando l'industria dei semiconduttori e dei sistemi elettronici a portare sul mercato i SoC e i sistemi più avanzati al mondo, è possibile visitare il sito web alla pagina: https://www.siemens.com/en-us/products/ic/hav/veloce-cs/profpga-cs/



